DomAktualnościMicrochip idzie 64-bitowe z RISC-V i planuje Arm

Microchip idzie 64-bitowe z RISC-V i planuje Arm

Chociaż „przyszłe rodziny PIC64 będą obejmować urządzenia oparte na architekturach RISC-V lub Arm”, powiedziała firma.

Microchip 64bit riscV PIC64 space processor PIC64-HPSC to nazwisko rodzinne procesory kosmiczne, które wynikają z umowy z NASA w 2022 r. W celu opracowania „wysokowydajnego przetwarzania przetwarzania w kosmosie [HPSC], który może zapewnić co najmniej 100-krotność pojemności obliczeniowej obecnych komputerów z lotów kosmicznych”, powiedział Microchip.

Firma uzyskała licencję SiFive X280 64 -bitowych rdzeni dla tej rodziny HPSC, która będzie działać do 1 GHz w celu dostarczenia 26 000 dMIP.



Obejmował sprzęt do przetwarzania wektorów w celu przyspieszenia sztucznej inteligencji i uczenia maszynowego w melodii 2Top/s INT8 Arytmetyki lub 1TFLOP/s BFLOAT16.

Poza tym jest 64 -bitowy rdzeń monitorowania systemu SIFive S7.

„Zahartowany promieniowaniem PIC64-HPSC RH został zaprojektowany w celu zapewnienia autonomicznej misji lokalnej mocy przetwarzania do wykonywania zadań w czasie rzeczywistym, takich jak unikanie zagrożenia Rover na powierzchni Księżyca, a jednocześnie umożliwia długotrwałe misje w głębokim przestrzeni, takie jak wyprawy Marsa wymagająceNiezwykle zużycie niskiej mocy, jednocześnie wytrzymując trudne warunki kosmiczne ”, według Microchip.„W przypadku komercyjnego sektora przestrzennego odporność na promieniowanie PIC64-HPSC RT jest zaprojektowany w celu zaspokojenia potrzeb konstelacji z orbit niskoemprawnej, w których dostawcy systemu muszą ustalić priorytety kosztów długowieczności, a jednocześnie zapewniać tolerancję błędów, która jest niezbędna dla okrągłychNiezawodność usług zegarowych i cyberbezpieczeństwo zasobów kosmicznych. ”

W przypadku przetwarzania o wysokiej niezawodności obsługiwane jest dwurdzeniowe działanie po kroku blokady (Schemat powyżej;

Microchip opisuje swoje zabezpieczenie jako „klasy obronne” i powiedział, że IC „wdraża bezpieczeństwo obronne wraz z obsługą kryptografii post-kantutowej i cech anty-tamper”.

W przypadku przesyłania danych układy będą miały PCIE Gen 3 i CXL (Compute Express Link) 2.0 z konfiguracją x4 lub x8, przełącznik Ethernet w zakresie 10 gbit, kompatybilny z RMAP na 10 gbire Ports na 10 gbit.Ethernet.

RDMA (zdalny dostęp do pamięci bezpośredniej) przez zbieżne Ethernet (ROCEV2) jest przyspieszony sprzętem do transferu niskiego opóźnienia z zdalnych czujników.

64-bitowy czterordzeniowy RISC-V

Microchip 64bit riscV PIC64GX

Przemysłowe czterordzeniowe procesory RISC-V są nazywane rodziną PIC64GX i mające na celu zastosowania w czasie rzeczywistym, takie jak wbudowana wizja i uczenie maszynowe.

Będą one dostępne w opakowaniach, które są kompatybilne z istniejącymi FPGA firmy Polarfire.

Microchip wybrał rdzeń U54 Sifive i ocenia ICS przy 5000 dMIPS.Nie zawierał sprzętu wektorowego, ale zawierał bezpieczne przyspieszenie rozruchu i kryptowalut.

Monitorowanie systemu zapewnia 64 -bitowy rdzeń Sifive E51 zamiast S7 procesora kosmicznego.

Główny klaster można podzielić, z niektórymi rdzeniami ustalonymi do deterministycznego wykonywania w czasie rzeczywistym, podczas gdy inne są skonfigurowane do najszybszego przetwarzania aplikacji Linux.

GX1000 jest pierwszym IC z tej rodziny, która ma próbować w tym miesiącu, a następnie w marcu przyszłego roku GX1100, która będzie wzmocnioną wersją za pomocą sprzętu do wnioskowania AI.

Obsługa programistyczna będzie pochodzić ze sprzętu i oprogramowania, w tym „Zestaw oceny ciekawostki PIC64GX” oraz, dla użytkowników Microsoft Visual Studio Code, „Rozszerzenia MPLAB dla kodu VS”.

„PIC64 MPU są również obsługiwane przez Linux4Microchip Resources i Linux dystrybucje, takie jak Canonical Ubuntu, projekt Yocto i Buildroot z obsługą Zephyr RTOS i powiązanych stosów oprogramowania”, powiedział Micchip, dodając, że procesory kosmiczne PIC64-HPSC będą „obsługiwane przez przestrzeń przestrzeń.-Ugrowadź ekosystem, który obejmuje zdolne do lotu, standardowe komputery jednoosobowe i społeczność partnerów oprogramowania.Wczesni członkowie to Sifive, Moog, Ideas-Tek, Ibeos, 3D Plus, Micropac, Wind River, Linux Foundation, RTEMS, Xen, Lauterbach i Ender ”.

Opracowywana jest PIC64-HPSC Evaluation Hardware, a próbki ICS zostaną wysłane do wybranych firm w pierwszym kwartale w przyszłym roku.

Jakie procesy produkcyjne wybrało mikroczip dla swoich pierwszych 64 -bitowych procesorów?

Microchip mkt dir Venki Narayanan„PIC64GX jest 28 nm od UMC, a PIC64-HPSC jest wytwarzany przy użyciu węzła procesowego 12M 12M 12M 12M+, który obejmuje technologię FINFET”, dyrektor marketingu Microchip Venki Narayanan (Prawidłowy) Powiedział Electronics Weekly.„GlobalFoundries” to Fab na brzegu, akredytowany przez rząd USA ”.

Czy ośmiordzeniowy procesor dotrze na ziemię?

„Możesz spodziewać się, że MicroChip rozszerzy portfolio PIC64 o naziemne urządzenia PIC64 z ośmiordzeniami w przyszłości”, powiedział Narayanan.

Więcej zostanie ujawnione o procesorach kosmicznych w przyszłym tygodniu na IEEE Space Compute Conference w Mountain View (15–19 lipca 2024 r.).